Qual é a relação entre o relógio da NIC e o barramento PCIe 2.0?

Qual é a relação entre o relógio da NIC e o barramento PCIe 2.0?

Quando executo a lista hardware lshw -class network, ele mostra:

product: 82599 10 Gigabit Dual Port Network Connection
size: 10Gbit/s
capacity: 10Gbit/s
width: 32 bits
clock: 33MHz

Vamos supor que estamos usando um PCI ex 2.0 .x8então podemos pensar na capacidade como sendo: 32 (width) * 33 * 10^6 (clock) * 8 (.x8)mas então me daria apenas 8Gbps (32 * 33 * 10^6 * 8)/1000^3, o que estou perdendo aqui?

Ele usa o PCIeX 2.0 e até onde eu seiteoricamente, pode entregar 500 MBps por pista.

Como o barramento PCIeX 2.0 pode entregar mais do que o clock da NIC mostrado por lshw?

Responder1

O clock de 33 MHz é apenas um clock de referência que é usado como entrada para multiplicadores de loop clock com bloqueio de fase no chip. Um PLL pode produzir frequências que são grandes multiplicações da frequência de entrada. Por exemplo, todas as CPUs modernas e rápidas têm uma frequência externa muito mais baixa (normalmente ~100 MHz) do que a frequência interna (vários GHz).

informação relacionada